信号发生器.docx
《信号发生器.docx》由会员分享,可在线阅读,更多相关《信号发生器.docx(20页珍藏版)》请在第壹文秘上搜索。
1、时间:周五6、7、8节组号:5祝囱代我於九学创新性实验报告题目基于FPGA的信号发生器学院电子信息学院专业电子信息工程班级09041814/09041815学号09041801/09041715/09041737学生姓名霍恩来王高科王潜指导教师刘公致陈龙完成日期2012年5月摘要:本系统是基于FPGA的DDS直接数字频率合成技术,以STM32单片机为控制核心,频率范围IkHZ10MHZ,稳定度优于Io-4:实现了正弦信号发生以及AM,FM,ASK,PSK,还有方波、三角波的多种信号调制功能。本设计最大的优点在于其数字化,硬件电路很少,全部波形都是在FPGA片内算法实现的,硬件电路很少,这样使系
2、统稳定度更加强了。关键字:FPGA,DDS,STM32单片机,数字化。Abstract:thesystemisbasedonFPGAdirectdigitalfrequencysynthesistechnology,withSTM32microcontrollerascontrolcoreandfrequencyrange1kHZ10MHZ,stabilitythan10-4;CompletedthepositivespinsignaloccursandAM,FM,ASK,andsquare-wavePSKvarietyofsignal,trianglewavemodulationfuncti
3、on.Thisdesignisthebiggestadvantageliesinitsdigital,hardwarecircuitrarely,allwaveformimplementationwithintheFPGApieceofrealizingalgorithm,thehardwarecircuitsystem,sofewstrengthensstability.Keyword:FPGA,STM32,DDS,microcontroller.正文一、方案设计与论证1、方案方案一:基于单片机的方式。以单片机为控制中心,通过专门的DDS芯片如AD9852编程,产生所需的正弦波信号,然后用硬
4、件电路搭建产生其他各种调制波信号,该方案简单,易于实现方案二:数字锁相环频率合成技术,利用锁相环把压控振荡器的输出频率锁定在所需的频率上,可以很好的选择所需的频率信号,抑制杂散分量,可以采用集成芯片,但这种锁相环倍频电路中,要减小频率间隙,就必须减小频率fi.导致频率转换时间增加,而减小输出间隙与减小频率转换时间是矛盾的,且输出频率在很大范围变化时,N也要随之变化,环路增益也要增大幅度变化,从而使环路的动态性急剧变化。波波方案三:采用基于以FPGA为平台的DDS直接数字频率合成技术,以单片机和FPGA相结合的方式完成,用单片机完成人机交互:系统控制部分,用FPGA完成波形发生以及各种调制功能,
5、本方案利用了单片机在软件控制设计方面的通用性和FPGA在逻辑设计上的优势,可以很好的完成系统设计。方波FMASKPSK二加波FPGA AM数据选抨模块2、方案确定综合考虑以上三种方案的优缺点以及题目的基本要求和发挥要求,以及成本问题,我们选择了第三种方案,即基于FPGA和单片机结合的设计方案,利用新技术、新的解决方案来实现本题目的各项功能。FPGA选择CyCIoneII系列的EP2C5T144C8。单片机采用STM32芯片来实现,显示部分采用性价比较高的NOKIA5110液晶显示器。控制键盘采用4X4的矩阵键盘。二、系统设计和理论分析1.DDS的基木原理是利用采样定理,通过查表的方法产生波形。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 信号发生器
第壹文秘所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。


重点工作绩效评估自评表.docx
