欢迎来到第壹文秘! | 帮助中心 分享价值,成长自我!
第壹文秘
全部分类
  • 幼儿/小学教育>
  • 中学教育>
  • 高等教育>
  • 研究生考试>
  • 外语学习>
  • 资格/认证考试>
  • 论文>
  • IT计算机>
  • 法律/法学>
  • 建筑/环境>
  • 通信/电子>
  • 医学/心理学>
  • ImageVerifierCode 换一换
    首页 第壹文秘 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字逻辑课程设计报告--数字式竞赛抢答器.docx

    • 资源ID:674116       资源大小:125.03KB        全文页数:8页
    • 资源格式: DOCX        下载积分:5金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    下载资源需要5金币
    邮箱/手机:
    温馨提示:
    快捷下载时,如果您不填写信息,系统将为您自动创建临时账号,适用于临时下载。
    如果您填写信息,用户名和密码都是您填写的【邮箱或者手机号】(系统自动生成),方便查询和重复下载。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字逻辑课程设计报告--数字式竞赛抢答器.docx

    数字逻辑课程设计O论文题目:数字式竞赛抢答器设计题目数字式竞赛抢答内容与要求:设计制作一个可容纳八组参赛的数字式抢答器,每组抢答按钮供抢答时使用,且电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出抢答指令后,若参赛者按抢答开关,则该组指示灯亮并用组别显示电路显示出抢答者的组别,同时电路应具有自锁功能,使别的抢答开关不起作用。还要设置计分(含加分与扣分)电路。对提前抢答和超时抢答的组别鸣喇叭示警,并由组别电路显示出犯规组别。二.设计方式和要求1在电脑上应用虚拟电子工作台(EWB)进行设计,调试,仿真;2要求有课题综述,电路设计框,逻辑电路计算图,可在EWB模拟运行通过;3每人独立完成课程设计。4每个人都要进行电脑演示课程设计答辩,时间约为5-10分钟;5答辩后课程设计报告。三所用器件4516(二进制向上向下计算器)8个76116(锁存器)1个74148(83优先编码器)1个74138(38译码器)1个显示译码器,开关,电源若干,逻辑门若干,方波发生器,蜂鸣器四.抢答器方框图五.器件功能及电路分析174148(83优先编码器)分析:当第7个管脚为O时第6个时为1,5为2,4为3,2为5,1为6,O为7,全为1时为8(又由于8二进制应为1000,与A3=GS,并且第7个管脚作用)01234567A2AlAOGSXXXXXXX00000XXXXXX010010XXXXX0110100XXXX01110110XXX011111000XX0111111010X01111111100011111111110111111111111输入输出1615U13S1I1O9VCCEOGS321OAO4567EAAG1p3456774148结论:实现8个开关转换成2进制数,电路图如下:276116(锁存器)输入输出CRLea+IebDODlD2D3QOQiQ2Q3OXXXXX0000清O1Oddld2d3ddld2d3迭数分析:LEA+LEB有1个为1即为1,故接74148的GS(开始GS为1,第1个信号为0,故加非门,使原来为0后工作时为1,达到锁存八”ppMpw1A17u>lsue C443322MM2,XR,vceQ胤砥胤2Q2)儆纱2C笺2CL RzLFez11223344 盛 HCHCLCUHQ1 LDCBU1 1Q1LD1 LQ1 GM7411-Ml 3 4 567wn结论:实现锁存功能(第1组有效,第2组以及后面的组别均无效)33-8译码器I6l5ul3e1lm9 C9423456 vc Y Y Y Y Y Y附苗17迎 Abcgggyg7413844516(2进制加减器)功能简述:当CE为0时正常工作,CE为1时不工作,与74138联立,实现加减器功能,CP为上升沿时加1(在UPDN=1时)CP为上升沿时减1(在UPDN=0时)UP/DN由加分减分控制开关决定,下面如图所示:161514始炉11109PLVDD03CPP302POP2CE,PlOOQlTC,UP/DN?VSSMR下面为蜂鸣器分析:当OA端有高电平时,蜂鸣器响(提前抢答时)超时时由方波信号发生器发生T=1F(F=0.2HZ)为5S的脉冲,使达到延时效果。tVdd500Hz:EKOA下面为完整电路图:六.心得:本人通过学习EWB,达到熟悉并掌握操作步骤的情况下,能独立完成电路设计,分析电路,期间尝试很多挫折和失败,但我仍不放弃,认真学习尝试,终于,功夫不负有心人,终于顺利完成了,希望老师能批评指正。

    注意事项

    本文(数字逻辑课程设计报告--数字式竞赛抢答器.docx)为本站会员(p**)主动上传,第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知第壹文秘(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 1wenmi网站版权所有

    经营许可证编号:宁ICP备2022001189号-1

    本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!

    收起
    展开